# 版本历史

| 文档更新记录 | 文档名:  | Lab07-2_3_CPU TLB MMU 支持 |  |  |
|--------|-------|--------------------------|--|--|
|        | 版本号   | V0.1                     |  |  |
|        | 创建人:  | 计算机体系结构研讨课教学组            |  |  |
|        | 创建日期: | 2017-12-12               |  |  |

# 更新历史

| 序号 | 更新日期       | 更新人 | 版本号  | 更新内容 |
|----|------------|-----|------|------|
| 1  | 2017/12/12 | 邢金璋 | V0.1 | 初版。  |
|    |            |     |      |      |
|    |            |     |      |      |
|    |            |     |      |      |
|    |            |     |      |      |

文档信息反馈: xingjinzhang@loongson.cn

# 1 实验七 CPU TLB MMU 支持

在学习并尝试本章节前, 你需要具有以下环境和能力:

- (1) 较为熟练使用 Vivado 工具。
- (2) 一定的汇编编程能力。

通过本章节的学习, 你将获得:

- (1) TLB 的结构,及其设计方法。
- (2) TLB 相关寄存器、指令和例外的知识

在本章节的学习过程中, 你可能需要查阅:

(1) MIPS 官方手册。

#### 实验提醒:

- (1) 在实现 TLB 相关 CPO 寄存器时,注意各域的读写属性,对于固定为 0 的,表示忽略写入,读出永远为 0。
- (2) TLB 结构里只有一个 G 位,但 EntryLo0 和 EntryLo1 各有 1 个 G 位。在执行 TLBWI 时,需要 EntryLo0 和 EntryLo1 的 G 位都是 1,才将 TLB 对应项的 G 位置 1;在执行 TLBR 时,则是将 TLB 对应项的 G 位读出 同时赋值到 EntryLo0 和 EntryLo1 的 G 位。
- (3) 如果 TLB 结构里的 G 位为 1,表示在进行查找时,不需要对比进程号 ASID。
- (4) 在执行 TLBWI 时,需要将 EntryHi.ASID 写入到 TLB 项结构里的 ASID;在执行 TLBR 时,则是将 TLB 项结构里的 ASID 读入到 EntryHi.ASID。
- (5) 在 fetch/load/store 执行需要查找 TLB 进行虚实转换时,虚拟地址与 TLB 项里的 VPN2 比较,与 TLB 项里 ASID 比较的是 EntryHi.ASID。也就是 EntryHi.ASID 记录着当前进程的 ID 号。
- (6) 在执行 TLBR 指令时,如果未查找到,需要将 Index 的最高位置为 1。
- (7) 注意 Kseg0 和 Kseg1 段是 unmapped 的空间,对其进行访问不需要查找 TLB,目前直接访问即可。也就是 对虚拟地址 0xbfc00000 访问就是对物理地址 0xbfc00000 访问。
- (8) TLB 的虚实转换可以将虚拟页转换到任意物理页,比如可以将虚拟地址 0x00000000 转换到物理地址 0xbfc00000,这是由软件维护的页表决定的,不需要 CPU 关心。

#### 实验环境说明:

- (1) 对于 AXI 接口实验测试通过的,我们允许使用 lab5 的环境 ucas\_CDE\_v0.3 进行本次 TLB 的实验;对于 AXI 接口实验已通过的,请使用 lab6 的 ucas\_CDE\_axi\_v0.3 进行本次 TLB 的实验。检查时请说明自己使用的环境。
- (2) 使用 lab6 的 ucas\_CDE\_axi\_v0.3 环境的同学,注意将 soc\_axi\_lite\_top.v 里的第 57 行#(parameter SIMULATION=1'b1)更改为#(parameter SIMULATION=1'b0),否则上板看不到数码管累加效果。
- (3) 本次实验仿真无 trace 比对机制(因为 gs132 不支持 TLB),请注意观察数码管寄存器的值变化,一旦高 8 位和低 8 位不一致就说明测试出错了。同时,需要观察波形,如果数码管很久都不变化则说明程序已经跑错了。请**理清调试思维,增强调试方法,**多多观察测试源码和反汇编结果,**注意先找出第一个出错的地**方。

# 1.1 实验目的

- 1. 深入理解基于 TLB 的存储管理机制
- 2. 掌握 TLB 软硬件交互的界面和流程

## 1.2 实验设备

- 1. 装有 Xilinx Vivado、MIPS 交叉编译环境的计算机一台。
- 2. 龙芯体系结构教学实验箱(Artix-7)一套。

## 1.3 实验任务

将 myCPU 里的存储管理机制更改为 TLB 映射方式。

Lab7 第二阶段(2017年12月19日检查),需要完成:

- (1) CPU增加TLBR、TLBWI、TLBP指令。
- (2) CPU 增加 Index、EntryHi、EntryLo0、EntryLo1、PageMask CP0 寄存器。
- (3) CPU 增加 32 项 TLB 结构, 支持的页大小位 4KB。
- (4) 运行专用功能测试 tlb\_func, 要求通过前 7 项测试。

Lab7 第三阶段(2017年12月26日检查),需要完成:

- (1) CPU 增加 TLB 相关例外: Refill、Invalid、Modified。
- (2) 运行专用功能测试 tlb func, 要求全部通过, 共 10 项测试。

Lab7 第二、三阶段的测试程序都包含在 tlb\_func 里,在 tlb\_func/start.S 的第 5 行定义了"#define TEST TLB EXCEPTION 0",表示是否测试TLB 例外。

- (1) #define TEST\_TLB\_EXCEPTION 0:不测试 TLB 例外, tlb\_func 共 7 个功能点测试,供第二阶段使用。
- (2) #define TEST\_TLB\_EXCEPTION 1: 测试 TLB 例外, tlb\_func 共 10 个功能点测试, 供第三阶段使用。

当前发布的 tlb\_func 默认是"#define TEST\_TLB\_EXCEPTION 0",在进行增加 TLB 例外支持后,需设置为"#define TEST\_TLB\_EXCEPTION 1",之后重新编译。

## 1.4 实验环境

myCPU 增加 TLB 支持后,需运行 TLB 专用功能测试 tlb\_func 通过。运行该测试的实验环境同 lab6 里的 ucas\_CDE\_axi。

如果觉得 AXI RAM 的随机延时影响 debug,可以考虑关闭该延迟,关闭方法是在 soc\_axi\_lite\_top.v 里将 axi\_wrap\_ram 模块时实例化时 ram\_random\_mask 接口接成 5'b1 1111。

建议运行完 tlb\_func 测试后,再运行一次 cpu\_func\_full,以确保增加 TLB 后未引入其他错误。

## 1.5 实验检查

Lab7 第二、三阶段实验分别在 2017 年 12 月 19 日、2017 年 12 月 26 日进行检查。现场分为仿真检查和上板检查。

仿真检查,要求控制台打印 PASS。

上板检查,要求现场下载 bit 文件。确认数码管和 LED 灯行为正确。

## 1.6 实验提交

Lab7 第二、三阶段实验作品提交截止日期分别是 2017 年 12 月 19 日 18:00、2017 年 12 月 26 日 18:00。

(1) 纸质档提交

提交方式: 课上现场提交,每组都必须要有。

截止时间: 2017年12月19日18:00、2017年12月26日18:00。

提交内容: 纸质档 lab7-2、lab7-3 实验报告。

实验报告模板参考"A06\_实验报告模板\_v0.2"。

#### (2) 电子档提交

提交方式: 打包上传到 Sep 课程网站 lab7-2、lab7-3 作业下,每组都必须要有。

截止时间: 2017年12月19日18:00、2017年12月26日18:00。

提交内容: 电子档为一压缩包。

以第二阶段提交目录为例,层次如下(请将其中的"组号",替换为本组组号)。

|-lab7-2 *组号*/

目录, lab7-2 作品。

|--lab7-2 *组号*.pdf/

Lab7-2 实验报告, 实验报告模板参考"A06\_实验报告模板 v0.2

|--myCPU /

目录,自实现 CPU 源码,最好有 readme 说明

## 1.7 实验说明

此处再强调一下 TLB 结构、需要实现的 TLB 相关的 CPO 寄存器、指令和例外。

### 1.7.1 TLB 结构

MIPS 虚拟地址空间的内存映射的 32 位视图如下:



mapped 和 unmapped 指示是否需要通过 MMU 进行转换。kseg0 和 kseg1 是 unmapped,他们是永远指向物理地址 0x0000\_0000~0x2000\_0000。而 kuseg 和 kseg2/3 都是需要经过 MMU 单元进行地址翻译的(从虚拟地址转换为物理地址)。因为处理器刚启动时,MMU 是未设置好的,故我们无法对 kuseg 和 kseg2/3 进行地址翻译,这也是为什么 MIPS 处理器从 0xbfc0\_0000(kseg1 段)启动。换言之,在我们为设置好 MMU 之前,不能使用地址 kuseg 和 kseg2/3。

MMU 单元有简单形式的,比如固定映射,gs132 即实现的该形式;也有复杂形式,比如基于 TLB 的 MMU,这也是大部分 CPU 都会支持的,CPU232 也实现了该形式。故需要对 TLB 进行初始化,才能使得程序正常访问

kuseg 和 kseg2/3,从而可以启动一个操作系统。

TLB 是基于页翻译的,即将一个虚拟页翻译为一个物理页,页内偏移不变,主要是地址高位的转换。对于4KB页,页内偏移占12位,故需要转换的为高20位。MIPS32中TLB结构如下:

| EntryHi |      | PageMask |      | EntryLo0 |         | EntryLo1 |         |
|---------|------|----------|------|----------|---------|----------|---------|
| VPN2    | ASID | PageMask | G    | PFN0     | C, D, V | PFN1     | C, D, V |
| 19bit   | 8bit | 12bit    | 1bit | 20bit    | 5bit    | 20bit    | 5bit    |

上表中第1列的 EntryHi、PageMask、EntryLo0、EntryLo1为 cp0 寄存器。

第2列为一项 TLB 的结构,左侧 VPN2(虚拟地址高位)、ASID(地址空间标识)和 PageMask(页大小屏蔽位)结合在一起用于与虚拟地址进行比较,如果命中,则说明该项 TLB 后指示的 PFN0(转换后的物理地址高位)和 PFN1(转换后的物理地址高位)即为需要对应的奇偶页的物理地址高位, C、D、V 为标志位。显然 MIPS32 中为一个 TLB 项一次映射奇偶两个页。具体信息请查阅 MIPS 手册卷 III。

第 3 列为 CPU232 中各域的大小,一页大小为 4KB,页内偏移占 12bit。一项 TLB 同时映射奇偶两个页,故 **VPN2** 为 19bit,而 **PFN0** 和 **PFN1** 为 20bit,与页内偏移结合后正好得到 32bit 的物理地址。也因为页大小为 4KB,故 **PageMask** 为全 0。

本次实验需实现 32 项 TLB, 即有 32 项上表中的结构。

关于 TLB 的详细描述,请参阅《计算机体系结构基础》的第五章和《see mips run》的第6章。

## 1.7.2 TLB 相关 cp0 寄存器

从 TLB 结构中知道,TLB 相关 cp0 寄存器有 EntryHi、PageMask、EntryLo0、EntryLo1,此外本次实验涉及到的还有 Index。在本次实验中,上述寄存器的实现描述如下:

#### EntryHi 结构如下:

| 31       |        |           |           | 13 12 | 8 | 7 |            | 0 |
|----------|--------|-----------|-----------|-------|---|---|------------|---|
|          |        | VPN2(R/W) | 13        |       | 0 |   | ASID(R/W)  |   |
| PageMas  | k 结构如下 | :         | 1/1       |       |   |   |            |   |
| 31       |        | 25 24     | KI        | 13 12 |   |   |            | 0 |
|          | 0      | N         | lask(R/W) |       |   |   | 0          |   |
| EntryLo( | )结构如下: |           | XX        |       |   |   |            |   |
| 31       | 26 2   | 25        | 1         |       |   | 6 | 5          | 0 |
|          | 0      | 0//,      | PFN(R     | /W)   |   |   | Flags(R/W) |   |

此处的 **PFN** 共有 24 位,是因为不同 CPU 中支持的物理地址不一定为 32 位,比如可能为 48 位。但在 CPU232 中就只用到 PFN 的低 20 位。其中 **Flags** 包含 C(3bits)、D(1bit)、V(1bit)、G(1bit)等信息:

- C: EntryLo[5:3], 指示 cache 属性, 3: 缓存的; 2: 非缓存的, 其他值保留。
- D: EntryLo[2], 指示页的 Dirty 属性, 1: 目前不可写; 0: 目前可写。
- V: EntryLo[1], 指示有效属性, 1: 该项虚实转换有效; 0: 无效。
- G: EntryLo[0],指示全局属性,1:该项转换是全局的,因而不用比较 ASID; 0: 需比较 ASID。

EntryLo1 结构同 EntryLo0。

Index 结构如下:



**Index** 是用来索引 TLB 项的,故 TLB 有多少项,表中 n 有相应的值。在实现为 32 项 TLB 时,n 为 5。最高位记为 P,这是一个只读的域,在执行 TLBP 指令时,如果未查找到,则由硬件将该域置 1。

关于这些cp0寄存器的详细描述,请查阅MIPS手册卷3第9章。

#### 1.7.3 TLB 相关指令

本次实验只需实现 TLBWI、TLBR、TLBP 指令。

TLBWI 指令是以 cp0 寄存器 Index 为索引,将 EntryHi、PageMask、EntryLo0、EntryLo1 写入到寻址到的 TLB 项中。

TLBR 指令则与 TLBWI 相反,是以 Index 为索引,读出寻址到的 TLB 项的值写入到 EntryHi、PageMask、EntryLo0、EntryLo1。显然测试 TLB 是否初始化完成也可以使用该指令。

TLBP 指令则是使用 EntryHi 里的 VPN2 和 ASID 去查找整个 TLB,看是否有某一 TLB 项可以翻译该虚拟地址。如果查找到则将该项 TLB 索引号写入到 cp0 寄存器 Index 中;如果没找到则将 Index 高位置 1,其他位任意值。显然该指令测试通过,表示 TLB 查找通路是没问题的。

## 1.7.4 TLB 相关例外

本次实验需实现的 TLB 相关例外包含: Refill、Invalid、Modified。

#### (1) TLB Refill 例外

在 fetch 或 load/store 时,如果访问地址是虚拟空间里 mapped 段时,截取访问地址里的虚拟页号(对应 VPN2)在 TLB 中进行查找。

### 当发生下列条件时触发 TLB Refill 例外:

◆ 依据虚拟页号在 TLB 中未查找到该项。

### 例外入口:

例外入口: 0xbfc00200

## 控制寄存器 Cause 的 ExcCode 域:

0x02 (TLBL): 取指或读数据

0x03 (TLBS): 写数据

#### 响应例外时的额外硬件状态更新:

| 寄存器      |                            | 状态更新描述  |  |
|----------|----------------------------|---------|--|
| BadVAddr | 记录触发例外的访问内                 | 内存的虚地址。 |  |
| EntryHi  | VPN2 域更新为 VA <sub>31</sub> | 12      |  |

#### (2) TLB Invalid 例外

在 fetch 或 load/store 时,如果访问地址是虚拟空间里 mapped 段时,截取访问地址里的虚拟页号(对应 VPN2)在 TLB 中进行查找。

#### 当发生下列条件时触发 TLB Refill 例外:

◆ 依据虚拟页号在 TLB 中查找到该项,但对应物理页的 V 位为 0。

#### 例外入口:

例外入口: 0xbfc00380

#### 控制寄存器 Cause 的 ExcCode 域:

0x02 (TLBL): 取指或读数据

0x03 (TLBS): 写数据

#### 响应例外时的额外硬件状态更新:

| 寄存器      | 状态更新描述                       |
|----------|------------------------------|
| BadVAddr | 记录触发例外的访问内存的虚地址。             |
| EntryHi  | VPN2 域更新为 VA <sub>3112</sub> |

#### (3) TLB Modified 例外

在 fetch 或 load/store 时,如果访问地址是虚拟空间里 mapped 段时,截取访问地址里的虚拟页号(对应 VPN2)在 TLB 中进行查找。

## 当发生下列条件时触发 TLB Refill 例外:

◆ 依据虚拟页号在 TLB 中查找到该项,且对应物理页的 V 位为 1, D 位为 0,且该访问是 store,。

### 例外入口:

例外入口: 0xbfc00380

#### 控制寄存器 Cause 的 ExcCode 域:

0x01 (Mod): 写数据

## 响应例外时的额外硬件状态更新:

| 寄存器      | 状态更新描述                       | (A) |
|----------|------------------------------|-----|
| BadVAddr | 记录触发例外的访问内存的虚地址。             | 10  |
| EntryHi  | VPN2 域更新为 VA <sub>3112</sub> |     |

## 1.7.5 TLB 查找流程

CPU 在什么时候需要取查找 TLB 呢?在 fetch 或 load/store 时,如果访问地址是虚拟空间里 mapped 段时,那么 CPU 需要去查找 TLB 进行地址翻译。查找流程如下:

```
found \leftarrow 0
for i in 0...TLBEntries-1
      if ((TLB[i].VPN2 and not (TLB[i].Mask)) = (va 31..13 and not (TLB[i].Mask))) and (TLB[i].G or (TLB[i].ASID = EntryHi.ASID)) then
           if va_{12} = 0 then
                 pfn \leftarrow TLB[i].PFN0
                 v \leftarrow TLB[i].V0
                 c \leftarrow \text{TLB[i].C0}
                 d \leftarrow TLB[i].D0
           else
                 pfn \leftarrow TLB[i].PFN1
                 v \leftarrow TLB[i].V1
                 c \leftarrow TLB[i].C1
                 d \leftarrow TLB[i].D1
           endif
           if v = 0 then
                 SignalException(TLBInvalid, reftype)
           if (d = 0) and (reftype = store) then
                 SignalException(TLBModified)
           endif
           # pfn 19..0 corresponds to pa 31..12
           pa \leftarrow pfn_{19..0} \parallel va_{11..0}
           found \leftarrow 1
           break
      endif
endfor
if found = 0 then
      SignalException(TLBMiss, reftype)
endif
```